Teiler ändern drahtlose Signale und helfen bei der Dekodierung empfangenen Signale . Teiler mathematische Funktionen innerhalb eines Computers logischen Kern . Speicher Teiler , oft in Reihe mit eingehende Signal aus dem Internet verbunden ist, bestimmen die Geschwindigkeit eines Computers Uhr . Bit serielle Trennwände können zur numerischen Analyse in einem Computer auszuführen. Abteilung Algorithmen
Laut " Entwurf und Verifikation von Mikroprozessor- Systeme für High - Assurance -Anwendungen", " die Sweeney - Robertson - Tocher (SRT ) Teilungsalgorithmus , die aufgrund ihrer Anfälligkeit für effiziente Hardware-Implementierung ist allgegenwärtig in der zeitgenössischen Mikroprozessor -Designs. " Die SRT -Algorithmus interpretiert seine Parameter wie Fraktionen , um Teilung durchzuführen. Die Division durch den SRT -Algorithmus verweist auf eine Look-up- Tabelle, um die resultierende Antwort bestimmen. Die Berechnungen für diesen Algorithmus werden durch die Recheneinheit , die einen Teiler in eine serielle Umsetzung enthält durchgeführt .
Speicher Teiler
Speicher Teiler verwenden die Frequenz eines Computers Netzwerk , um die Taktfrequenz zu bestimmen. Laut " Embedded Systems Design mit dem Rabbit 3000 Mikroprozessor " von Kamal Hyder , " die möglichen Teiler kann anhand der folgenden Formeln werden : Teiler = clock /(32 x Baud ) - 1 und Baud = clock /(32 x ( Teiler +1) ) . " Mikroprozessoren können ihre Taktfrequenz durch Umprogrammierung der Teiler oder verweisen auf ein anderes Betriebssystem Frequenz ändern.
Waveform Generatoren
Waveform Generatoren erzeugen elektrischen Signale auf der ausgewählten Frequenz und Ausgabemuster . Kurven werden in einem seriellen Muster mit Peaks bei bestimmten Zeiten erstellt . Signal -Generatoren verwenden unterteilt Speicher , eine Vielzahl von Wellenformen erstellen. Laut " Essentials of Testing Elektronische für Digital, Memory- und Mixed-Signal- Schaltungen VLSI ", "Schalten Sie die Uhr von einem Teiler zum anderen stellt eine Phase kontinuierlichen Frequenz -Shift (FSK )-Signal . "
Wireless Communications
Teiler konvertieren eine Eingangsfrequenz zu einer verringerten Ausgangsfrequenz , indem sie durch eine bestimmte ganze Zahl N. das geteilte Signal an seinem unteren Frequenzbereich zu dem Ausgangsport gesendet wird. Programmierbarer Teiler mit einer Vielzahl von Teilen Ganzzahlen programmiert werden. "Production Testing von HF-und System-on -a- Chip -Geräte für die drahtlose Kommunikation ", sagt : "Für drahtlose Kommunikationssysteme , eine Obergrenze von 30.000 auf N aufgrund der Einführung des übermäßigen Phasenrauschen gelegt wird. " Phasenrauschen Ergebnisse von schnellen Phasenwechsel , wodurch Interferenzen mit dem Signal -Ausgang.
Microcircuit Testing
Very Large Scale Integration ( VLSI -Schaltungen) enthalten viele Schaltungen in hoher Dichte . Die Robustheit oder die Fähigkeit der Schaltung funktioniert bei einem einzigen Ausfall oder serielle Ausfälle ist getestet mit Simulatoren. CPU Circuit-Test prüft die Funktion und Störung Berichterstattung der Speicherschaltungen , die ALU , der Multiplikator, der Teiler und logischen Steuergeräten. Erste Tests wird die Funktion der einzelnen Einheiten in Serie zu überprüfen, bevor die Prüfung mehrerer Fehler . "Essentials of Testing Elektronische für Digital, Memory- und Mixed-Signal VLSI Circuits" sagt , " eine serielle Fehlersimulator wiederholt benutzt einen echten Wert - Simulator. "
Decoder
< p> Encoder verändern eine Wellenform , um codierte Informationen enthalten. Ein Decoder entschlüsselt die Änderungen in dem kodierten Signal , um die beabsichtigte Nachricht zu bestimmen . Polynom Teiler als Decodierschaltungen verwendet werden.