Xilinx bezieht sich sowohl auf das Unternehmen und die Hard-und Software -Geräte von der Firma gemacht . Xilinx macht Field Programmable Gate Array (FPGA) -Chips, die für eine Vielzahl von Anforderungen verwendet werden können. Takteingänge gemeinsamen Programmierung Strukturen, die einen stetigen Impuls bereitzustellen, um eine Hardware-oder Software-System , wie die in einer Verkehrskontrolle Licht. Es gibt unendlich viele Möglichkeiten, einen Takt-Eingang mit FPGA -Chips verwenden , aber der Schlüssel ist , um den Port zu definieren , so dass es in der Schaltung und Programm-Design verwendet werden können. Things You
Xilinx FPGA Pin Diagramm
brauchen anzeigen Weitere Anweisungen
1
Etikett um die Uhr in dem Programm, mit einem erkennbaren Kennung , wie " CLK " oder " C. " Dies unterscheidet ihn bilden andere Eingänge oder Variablen
2
Definieren Sie den Takteingang als spezifische "PORT " mit Code wie folgt: . " ENTITY Beispiel iSport (CLK : iN std_logic ); END Beispiel : "Dies sagt dem FPGA -Chip, den " CLK CLK " logischen Port zu einem physischen Ort auf" ist eine logische Port
3
Weisen Sie den . " die FPGA -Gerät. Verwenden Sie das Diagramm der Xilinx FPGA Sie die Port-Nummer des Takteingangs lokalisieren sind . Der folgende Code ist ein Beispiel für Zuweisung: "; . CLK " "NET" CLK "LOC =" P25 " " Dies weist Ort (LOC )-Anschluss 25 bis